(一)架構(gòu)介紹
成都創(chuàng)新互聯(lián)是專業(yè)的科爾沁右翼中網(wǎng)站建設(shè)公司,科爾沁右翼中接單;提供成都做網(wǎng)站、網(wǎng)站制作、成都外貿(mào)網(wǎng)站建設(shè),網(wǎng)頁設(shè)計,網(wǎng)站設(shè)計,建網(wǎng)站,PHP網(wǎng)站建設(shè)等專業(yè)做網(wǎng)站服務(wù);采用PHP框架,可快速的進行科爾沁右翼中網(wǎng)站開發(fā)網(wǎng)頁制作和功能擴展;專業(yè)做搜索引擎喜愛的網(wǎng)站,專業(yè)的做網(wǎng)站團隊,希望更多企業(yè)前來合作!
我們都知道CPU的根本任務(wù)就是執(zhí)行指令,對計算機來說最終都是一串由“0”和“1”組成的序列。CPU從邏輯上可以劃分成3個模塊,分別是控制單元、運算單元和存儲單元,這三部分由CPU內(nèi)部總線連接起來。如下所示:
控制單元:控制單元是整個CPU的指揮控制中心,由指令寄存器IR(InstructionRegister)、指令譯碼器ID(InstructionDecoder)和操作控制器OC(OperationController)等,對協(xié)調(diào)整個電腦有序工作極為重要。它根據(jù)用戶預(yù)先編好的程序,依次從存儲器中取出各條指令,放在指令寄存器IR中,通過指令譯碼(分析)確定應(yīng)該進行什么操作,然后通過操作控制器OC,按確定的時序,向相應(yīng)的部件發(fā)出微操作控制信號。操作控制器OC中主要包括節(jié)拍脈沖發(fā)生器、控制矩陣、時鐘脈沖發(fā)生器、復(fù)位電路和啟停電路等控制邏輯。
運算單元:是運算器的核心??梢詧?zhí)行算術(shù)運算(包括加減乘數(shù)等基本運算及其附加運算)和邏輯運算(包括移位、邏輯測試或兩個值比較)。相對控制單元而言,運算器接受控制單元的命令而進行動作,即運算單元所進行的全部操作都是由控制單元發(fā)出的控制信號來指揮的,所以它是執(zhí)行部件。
存儲單元:包括CPU片內(nèi)緩存和寄存器組,是CPU中暫時存放數(shù)據(jù)的地方,里面保存著那些等待處理的數(shù)據(jù),或已經(jīng)處理過的數(shù)據(jù),CPU訪問寄存器所用的時間要比訪問內(nèi)存的時間短。采用寄存器,可以減少CPU訪問內(nèi)存的次數(shù),從而提高了CPU的工作速度。但因為受到芯片面積和集成度所限,寄存器組的容量不可能很大。寄存器組可分為專用寄存器和通用寄存器。專用寄存器的作用是固定的,分別寄存相應(yīng)的數(shù)據(jù)。而通用寄存器用途廣泛并可由程序員規(guī)定其用途,通用寄存器的數(shù)目因微處理器而異。這個是我們以后要介紹這個重點,這里先提一下。
我們將上圖細化一下,可以得出CPU的工作原理概括如下:
總的來說,CPU從內(nèi)存中一條一條地取出指令和相應(yīng)的數(shù)據(jù),按指令操作碼的規(guī)定,對數(shù)據(jù)進行運算處理,直到程序執(zhí)行完畢為止。
上圖中我沒有畫總線,只是用邏輯方式對其進行呈現(xiàn)。原因早期Intel的微處理器,諸如8085,8086/8088CPU,普遍采用了地址總線和數(shù)據(jù)總線復(fù)用技術(shù),即將部分(或全部)地址總線與數(shù)據(jù)總線共用CPU的一些引腳。例如8086外部地址總線有20根,數(shù)據(jù)總線復(fù)用了地址總線的前16根引腳。復(fù)用的數(shù)據(jù)總線和地址總線雖然可以少CPU的引腳數(shù),但卻引入了控制邏輯及操作序列上的復(fù)雜性。所以,自80286開始,Intel的CPU才采用分開的地址總線和數(shù)據(jù)總線。
不管是復(fù)用還是分開,對我們理解CPU的運行原理沒啥影響,上圖沒畫總線的目的就是怕有些人太過于追求細節(jié),一頭扎下去,浮不起來,不能從宏觀上藐視敵人。
OK,總結(jié)一下,CPU的運行原理就是:控制單元在時序脈沖的作用下,將指令計數(shù)器里所指向的指令地址(這個地址是在內(nèi)存里的)送到地址總線上去,然后CPU將這個地址里的指令讀到指令寄存器進行譯碼。對于執(zhí)行指令過程中所需要用到的數(shù)據(jù),會將數(shù)據(jù)地址也送到地址總線,然后CPU把數(shù)據(jù)讀到CPU的內(nèi)部存儲單元(就是內(nèi)部寄存器)暫存起來,最后命令運算單元對數(shù)據(jù)進行處理加工。周而復(fù)始,一直這樣執(zhí)行下去,天荒地老,??葜€,直到停電。
1、取指令:CPU的控制器從內(nèi)存讀取一條指令并放入指令寄存器。指令的格式一般是這個樣子滴:
操作碼就是匯編語言里的mov,add,jmp等符號碼;操作數(shù)地址說明該指令需要的操作數(shù)所在的地方,是在內(nèi)存里還是在CPU的內(nèi)部寄存器里。
2、指令譯碼:指令寄存器中的指令經(jīng)過譯碼,決定該指令應(yīng)進行何種操作(就是指令里的操作碼)、操作數(shù)在哪里(操作數(shù)的地址)。
3、 執(zhí)行指令,分兩個階段“取操作數(shù)”和“進行運算”。
4、 修改指令計數(shù)器,決定下一條指令的地址。
(二)相關(guān)參數(shù)介紹
1、主頻
主頻是時鐘頻率,表示在cpu內(nèi)數(shù)字脈沖信號震蕩的速度。主頻=外頻*倍頻。單位為GHz,1GHz表示每秒震蕩10億次。
2、外頻
外頻是cpu的基準頻率,是cpu與外界(主板、內(nèi)存)同步運行的速度。
3、前段總線頻率
所要表達的是數(shù)據(jù)傳輸速率,并非頻率。計算公式是位寬(64)*外頻/8(Byte)=MB/s
4、倍頻
倍頻系數(shù)指的是主頻是外頻的倍數(shù)。
5、cpu內(nèi)核和I/O工作電壓
一般制作工藝越小,內(nèi)核工作電壓越低;I/O電壓一般在1.6~3V,低電壓能解決耗電大和發(fā)熱高的問題。
6、制造工藝
指的是在硅材料上生產(chǎn)cpu時內(nèi)部各元器材的連接線寬度,一般用納米表示。
7、流水線與超流水線
在cpu中由5-6個不同功能的電路單元組成一條指令處理流水線,然后將一條指令分成5-6步后再交由這些電路單元分別執(zhí)行,以此提高cpu的運算速度。流水線超過通常數(shù)量的叫做超流水線。
參考文章:http://blog.chinaunix.net/uid-23069658-id-3563960.html
本文名稱:cpu架構(gòu)及工作原理
文章路徑:http://jinyejixie.com/article10/iephgo.html
成都網(wǎng)站建設(shè)公司_創(chuàng)新互聯(lián),為您提供面包屑導(dǎo)航、Google、微信小程序、品牌網(wǎng)站建設(shè)、定制網(wǎng)站、網(wǎng)站收錄
聲明:本網(wǎng)站發(fā)布的內(nèi)容(圖片、視頻和文字)以用戶投稿、用戶轉(zhuǎn)載內(nèi)容為主,如果涉及侵權(quán)請盡快告知,我們將會在第一時間刪除。文章觀點不代表本網(wǎng)站立場,如需處理請聯(lián)系客服。電話:028-86922220;郵箱:631063699@qq.com。內(nèi)容未經(jīng)允許不得轉(zhuǎn)載,或轉(zhuǎn)載時需注明來源: 創(chuàng)新互聯(lián)